- T джапанка:
- Необходими компоненти:
- T Схема и обяснение на флип флоп
- Практическа демонстрация на T Flip-Flop:
Терминът цифров в електрониката представлява генерирането, обработката или съхраняването на данни под формата на две състояния. Двете състояния могат да бъдат представени като HIGH или LOW, положителни или неположителни, зададени или нулирани, което в крайна сметка е двоично. Максималното е 1, а ниското е 0 и следователно цифровата технология се изразява като поредици от 0 и 1. Пример е 011010, в който всеки термин представлява индивидуално състояние. По този начин, този процес заключване в хардуера се извършва с помощта на някои компоненти като резе или тригер, мултиплексор Демултиплексер, енкодери, декодери и др колективно нарича Поред логически схеми.
И така, ще обсъдим за джапанките, наричани още резета. Фиксаторите могат да се разбират и като бистабилен мултивибратор като две стабилни състояния. Обикновено тези вериги на заключване могат да бъдат или активни-високи или активни-ниски и те могат да бъдат задействани съответно от HIGH или LOW сигнали.
Често срещаните видове джапанки са,
- RS тригер (RESET-SET)
- D Джапанка (данни)
- JK тригер (Джак-Килби)
- T джапанка (превключване)
От горните типове само JK и D джапанки се предлагат в интегрирана форма на IC и също се използват широко в повечето приложения. Тук в тази статия ще обсъдим T T Flip Flop.
T джапанка:
Името T flip-flop се нарича от естеството на операцията за превключване. Основните приложения на T flip-flop са броячите и управляващите вериги. T flip flop е модифицирана форма на JK flip-flop, което го прави да работи в превключваща област.
Винаги, когато тактовият сигнал е НИСЪК, входът никога няма да повлияе на състоянието на изхода. Часовникът трябва да е висок, за да се активират входовете. По този начин, T flip-flop е контролирана Bi-стабилна ключалка, където тактовият сигнал е управляващият сигнал. По този начин изходът има две стабилни състояния въз основа на входовете, които са разгледани по-долу.
Таблица на истината на T Flip Flop:
Часовник |
ВХОД |
ИЗХОД |
||
НУЛИРАНЕ |
т |
Въпрос: |
Q ' |
|
х |
НИСКО |
х |
0 |
1 |
ВИСОКО |
ВИСОКО |
0 |
Няма промяна |
|
ВИСОКО |
ВИСОКО |
1 |
Превключване |
|
НИСКО |
ВИСОКО |
х |
Няма промяна |
T flip flop е модифицираната форма на JK flip flop. Q и Q 'представляват изходните състояния на тригера. Според таблицата, въз основа на входа изходът променя състоянието си. Но най-важното, което трябва да имате предвид, е, че всичко това може да се случи само в присъствието на тактовия сигнал. Това работи за разлика от SR flip Flop и JK flip-flop за безплатните входове. Това има само превключващата функция.
НУЛИРАНЕ:
ПИН-кодът RESET трябва да е активен HIGH. Всички щифтове ще станат неактивни при LOW при RESET pin. Следователно този щифт винаги се изтегля нагоре и може да се изтегли надолу само когато е необходимо.
IC Пакет:;
Въпрос: |
Истински изход |
Q ' |
Изход за комплимент |
ЧАСОВНИК |
Вход за часовник |
J |
Въвеждане на данни 1 |
К |
Въвеждане на данни 2 |
НУЛИРАНЕ |
Директно RESET (ниско активирано) |
GND |
Земя |
V CC |
Захранващо напрежение |
Използваната интегрална схема е MC74HC73A (двоен JK тип джапанка с RESET). Това е 14-пинов пакет, който съдържа 2 отделни JK джапанки вътре. По-горе са схемата на щифтовете и съответното описание на щифтовете. Входовете J и K ще бъдат къси и ще се използват като T вход.
Необходими компоненти:
- MC74HC73A (двойна JK джапанка) - 1 Не.
- LM7805 - 1 Не.
- Тактилен превключвател - 3Не.
- 9V батерия - 1Не.
- LED (зелен - 1; червен - 1)
- Резистори (1kὨ - 3; 220kὨ -2)
- Макет
- Свързващи проводници
T Схема и обяснение на флип флоп
IC източникът на захранване V DD варира от 0 до + 7V и данните са налични в листа с данни. По-долу го показва снимката. Също така сме използвали LED на изхода, източникът е ограничен до 5V за управление на захранващото напрежение и изходното напрежение на постоянен ток. Използвахме регулатор LM7805, за да ограничим LED напрежението.
Практическа демонстрация на T Flip-Flop:
Бутоните T (Toggle), R (Reset), CLK (Clock) са входовете за T flip-flop. Двата светодиода Q и Q 'представляват изходните състояния на тригера. 9V батерията действа като вход към регулатора на напрежението LM7805. Следователно регулираният 5V изход се използва като Vcc и захранване на щифта към IC. По този начин, за HIGH и LOW входове при T, съответният изход може да се види чрез LED Q и Q '.
На щифтове Т, CLK обикновено се издърпват надолу и щифт R е изтеглен нагоре. Следователно входното състояние по подразбиране ще бъде НИСКО за всички щифтове, с изключение на R, което е в високо състояние за нормална работа. Така първоначалното състояние според таблицата на истината е както е показано по-горе. Q = 1, Q '= 0. Използваните светодиоди са ограничени по ток, използвайки резистор 220Ohm.
Забележка: Тъй като CLOCK е задействан от HIGH to LOW edge, двата бутона за въвеждане трябва да бъдат натиснати и задръжте, докато освободите бутона CLOCK.
По-долу сме описали различните състояния на T Flip-Flop, използвайки Breadboard схема с ICMC74HC73A. Демонстрационно видео също е дадено по-долу.
Състояние 1:
Часовник - ВИСОК; Т - 1; R - 1; Q / Q '- Превключване между две състояния.
За входовете State 1 HIGH при T и часовник, ЧЕРВЕНИЯТ и ЗЕЛЕНИЯт индикатор свети алтернативно за всеки импулс на часовника (HIGH до LOW edge), показващ превключващото действие. Изходът превключва от предишното състояние в друго състояние и този процес продължава за всеки тактов импулс, както е показано по-долу.
За първи импулс на часовника с T = 1
За втори тактов импулс с T = 1
Състояние 2:
Часовник - НИСКИ; Т - 0; R - 1; Q - 0; Q '- 1
Изходът на състояние 2 показва, че промените на входа не влияят при това състояние. Изходният червен светодиод свети, показвайки Q 'да е ВИСОК, а ЗЕЛЕНИЯ LED показва Q да е НИСЪК Това състояние е стабилно и остава там до следващия часовник и входът се прилага с RESET като HIGH pulse.
Състояние 3: Останалите състояния са без състояния на промяна, по време на които изходът ще бъде подобен на предишното състояние на изхода. Промените не засягат изходните състояния, можете да проверите с таблицата на истината, дадена по-горе.
Пълната работа и всички състояния също са демонстрирани във видеото по-долу.