Терминът цифров в електрониката представлява генерирането, обработката или съхраняването на данни под формата на две състояния. Двете състояния могат да бъдат представени като HIGH или LOW, положителни или неположителни, зададени или нулирани, което в крайна сметка е двоично. Максималното е 1, а ниското е 0 и следователно цифровата технология се изразява като поредици от 0 и 1. Пример е 011010, в който всеки термин представлява индивидуално състояние. По този начин, този процес заключване в хардуера се извършва с помощта на някои компоненти като резе или тригер, мултиплексор Демултиплексер, енкодери, декодери и др колективно нарича Поред логически схеми.
И така, ще обсъдим за джапанките, наричани още резета. Фиксаторите могат да се разбират и като бистабилен мултивибратор като две стабилни състояния. Обикновено тези вериги на заключване могат да бъдат или активни-високи или активни-ниски и те могат да бъдат задействани съответно от HIGH или LOW сигнали.
Често срещаните видове джапанки са,
- RS тригер (RESET-SET)
- D Джапанка (данни)
- JK тригер (Джак-Килби)
- T джапанка (превключване)
От горните типове само JK и D джапанки се предлагат в интегрирана форма на IC и също се използват широко в повечето приложения.
Тук в тази статия ще обсъдим SR Flip Flop и ще разгледаме другите Flip Flop в следващите статии.
SR тригер:
SR джапанки са били използвани в често срещани приложения като MP3 плейъри, домашни кина, преносими аудио докинг станции и др. Но вместо това се използват джапанки JK и D вместо това, поради гъвкавостта. Резето SR може да бъде изградено с NAND порта или с NOR порта. Всеки от тях ще има входа и изхода, допълнени един към друг. Тук използваме NAND порта за демонстриране на SR тригер.
Винаги, когато тактовият сигнал е НИЗКИ, входовете S и R никога няма да повлияят на изхода. Часовникът трябва да е висок, за да се активират входовете. По този начин, SR flip-flop е контролиран Bi-стабилен резе, където тактовият сигнал е управляващият сигнал. Отново, това се разделя на тригера SR с положителен ръб и SR тригера с отрицателен ръб. По този начин изходът има две стабилни състояния въз основа на входовете, които са разгледани по-долу.
Таблица на истината на SR Flip-Flop:
CLK държава |
ВХОД |
ИЗХОД |
||
Часовник |
С' |
R ' |
Въпрос: |
Q ' |
НИСКО |
х |
х |
0 |
1 |
ВИСОКО |
0 |
0 |
0 |
1 |
ВИСОКО |
1 |
0 |
1 |
0 |
ВИСОКО |
0 |
1 |
0 |
1 |
ВИСОКО |
1 |
1 |
1 |
0 |
Размерът на паметта на SR flip flop е един бит. S (Set) и R (Reset) са входните състояния за SR flip-flop. Q и Q 'представляват изходните състояния на тригера. Според таблицата, въз основа на входовете, изходът променя своето състояние. Но най-важното, което трябва да имате предвид, е, че всичко това може да се случи само в присъствието на тактовия сигнал.
Ние изграждаме SR тригер, използвайки NAND порта, който е както по-долу,
Използваната интегрална схема е SN74HC00N (четворна 2-входна положителна NAND порта). Това е 14-пинов пакет, който съдържа 4 отделни NAND порта в него. По-долу е схемата на щифтовете и съответното описание на щифтовете.
Необходими компоненти:
- IC SN74HC00 (Quad NAND Gate) - 1No.
- LM7805 - 1 Не.
- Тактилен превключвател - 3Не.
- 9V батерия - 1Не.
- LED (зелен - 1; червен - 2)
- Резистори (1kὨ - 2; 220kὨ -2)
- Макет
- Свързващи проводници
Схема и обяснение на SR тригер
Тук използвахме IC SN74HC00N за демонстриране на SR Flip Flop Circuit, която има четири NAND порта вътре. Източникът на захранване с IC е ограничен до МАКСИМУМ ОТ 6V и данните са налични в листа с данни. По-долу го показва снимката.
Следователно, ние използвахме регулатор LM7805, за да ограничим захранващото напрежение и напрежението на щифтовете до максимум 5V.
Работа на SR Flip Flop:
Двата бутона S (Set) и R (Reset) са входните състояния за SR flip-flop. Двата светодиода Q и Q 'представляват изходните състояния на тригера. 9V батерията действа като вход към регулатора на напрежението LM7805. Следователно регулираният 5V изход се използва като Vcc и захранване на щифта към IC. По този начин, за различен вход при S 'и R', съответният изход може да се види чрез LED Q и Q '.
Таблицата на истината и съответните състояния варират в зависимост от вида на конструкцията, която може да бъде използваща NAND порта или NOR порта. Тук това се прави с NAND порти. Пиновете S 'и R' обикновено се изтеглят надолу. Следователно входното състояние по подразбиране ще бъде S '= 0, R' = 0.
По-долу сме описали всичките четири състояния на SR Flip-Flop, използвайки SR flip flop схема, направена на макет.
Състояние 1: Часовник - ВИСОК; S '- 0; R '- 0; Q - 0; Q '- 0
За входовете за състояние 1, червеният светодиод свети, показвайки Q 'да е ВИСОК, а ЗЕЛЕНИЯ показва Q да е НИСЪК.
Състояние 2: Часовник - ВИСОК; S '- 1; R '- 0; Q - 1; Q '- 0
За входовете за състояние 2 ЗЕЛЕНИЯТ светодиод свети, показвайки, че Q е ВИСОКО, а ЧЕРВЕНОТО показва Q 'да е НИСКО.
Състояние 3: Часовник - ВИСОК; S '- 0; R '- 1; Q - 0; Q '- 1
За входовете за състояние 3 червеният светодиод свети, показвайки Q 'да е ВИСОК, а ЗЕЛЕНИЯ показва Q да е НИСЪК.
Състояние 4: Часовник - ВИСОК; S '- 1; R '- 1; Q - 1; Q '- 1
За входовете за състоянието 4, ЧЕРВЕНОТО и ЗЕЛЕНОТО светодиодно светещи индикатори показват, че Q&Q 'са HIGH. Но държавата на практика не е стабилна. Изходът става Q = 1 & Q '= 0 поради нестабилност и липса на непрекъснат часовник.